

Prof. Luciano L. Caimi lcaimi@uffs.edu.br



# Adição Binária

Adição de números sem sinal

O maior número binário que podemos representar com 4 bits é 15



# Adição Binária

Adição de números sem sinal





Adição Binária

Outro exemplo (8 bits)

```
0 1 1 0 1 1 0 0

0 1 1 0 1 1 0 1 (109)

+ 0 1 1 0 0 1 1 0 (102)

1 1 0 1 0 0 1 1 (211)
```



# Adição Binária

Adição de números sem sinal

|   | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 0 |   |       |
|---|---|---|---|---|---|---|---|---|---|-------|
|   |   | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | (109) |
| + |   | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | (102) |
|   |   | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 1 | (211) |



adição de 2 bits

resultado em 2 bits



# Adição Binária

A partir do 2º bit

|   | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 0 |   |       |
|---|---|---|---|---|---|---|---|---|---|-------|
|   |   | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | (109) |
| + |   | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | (102) |
|   |   | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 1 | (211) |



adição de 3 bits

resultado em 2 bits



# Adição Binária

Generalizando, a partir do 2º bit

|   | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 0 |   |       |
|---|---|---|---|---|---|---|---|---|---|-------|
|   |   | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | (109) |
| + |   | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 | (102) |
|   |   | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 1 | (211) |





# Adição Binária

## Esquema para soma paralela



#### Observe:

- Existe um elemento para cada coluna da soma
- O sinal de overflow será o carry mais significativo



# Adição Binária

Projetando o circuito para primeira coluna:

Meio-Somador (Half-Adder)



$$s_0 = \overline{a_0} \cdot b_0 + a_0 \cdot \overline{b_0}$$
$$c_1 = a_0 \cdot b_0$$





# Adição Binária

## Meio-Somador (Half-Adder)





$$s_0 = \overline{a_0} \cdot b_0 + a_0 \cdot \overline{b_0}$$
$$c_0 = a_0 \cdot b_0$$



# Adição Binária

Meio-Somador (Half-Adder)

...ou ainda







# Adição Binária

Projetando as demais colunas:

Somador-Completo (Full-Adder)







adição de 3 bits

resultado em 2 bits



# Adição Binária

Projetando as demais colunas:

## Somador-Completo (Full-Adder)

entradas saídas

|    |                |    |                  | <u> </u> |
|----|----------------|----|------------------|----------|
| ai | b <sub>i</sub> | Ci | C <sub>i+1</sub> | Si       |
| 0  | 0              | 0  | 0                | 0        |
| 0  | 0              | 1  | 0                | 1        |
| 0  | 1              | 0  | 0                | 1        |
| 0  | 1              | 1  | 1                | 0        |
| 1  | 0              | 0  | 0                | 1        |
| 1  | 0              | 1  | 1                | 0        |
| 1  | 1              | 0  | 1                | 0        |
| 1  | 1              | 1  | 1                | 1        |



adição de 3 bits

resultado em 2 bits

UFFS – Universidade Federal da Fronteira Sul – Circuitos Digitais



# Adição Binária

Projetando as demais colunas:

## Somador-Completo (Full-Adder)

entradas saídas

|                |                       |    |                  | <u> </u> |
|----------------|-----------------------|----|------------------|----------|
| a <sub>i</sub> | <b>b</b> <sub>i</sub> | Ci | C <sub>i+1</sub> | Si       |
| 0              | 0                     | 0  | 0                | 0        |
| 0              | 0                     | 1  | 0                | 1        |
| 0              | 1                     | 0  | 0                | 1        |
| 0              | 1                     | 1  | 1                | 0        |
| 1              | 0                     | 0  | 0                | 1        |
| 1              | 0                     | 1  | 1                | 0        |
| 1              | 1                     | 0  | 1                | 0        |
| 1              | 1                     | 1  | 1                | 1        |

Mapa de Karnaugh para c<sub>i+1</sub>

UFFS – Universidade Federal da Fronteira Sul – Circuitos Digitais



# Adição Binária

Projetando as demais colunas:

## Somador-Completo (Full-Adder)

entradas saídas

|                |                |    |                  | <u> </u> |
|----------------|----------------|----|------------------|----------|
| a <sub>i</sub> | b <sub>i</sub> | Ci | C <sub>i+1</sub> | Si       |
| 0              | 0              | 0  | 0                | 0        |
| 0              | 0              | 1  | 0                | 1        |
| 0              | 1              | 0  | 0                | 1        |
| 0              | 1              | 1  | 1                | 0        |
| 1              | 0              | 0  | 0                | 1        |
| 1              | 0              | 1  | 1                | 0        |
| 1              | 1              | 0  | 1                | 0        |
| 1              | 1              | 1  | 1                | 1        |

Mapa de Karnaugh para s<sub>i</sub>

| Si |                             | k  | -<br>D <sub>i</sub> | b | i ' |
|----|-----------------------------|----|---------------------|---|-----|
|    | $\overline{\mathbf{a}_{i}}$ | 0  | 1                   | 0 | 1   |
|    | ai                          | 1  | 0                   | 1 | 0   |
|    |                             | Ci | C                   | i | Ci  |

Não é possível simplificar, logo:

$$s_i = \overline{a_i} \cdot \overline{b_i} \cdot c_i + \overline{a_i} \cdot b_i \cdot \overline{c_i} + a_i \cdot \overline{b_i} \cdot \overline{c_i} + a_i \cdot b_i \cdot \overline{c_i}$$



# Adição Binária

## manipulando através da álgebra de boole:

$$\begin{split} s_i &= \overline{a}_i.\overline{b}_i.c_i + \overline{a}_i.b_i.\overline{c}_i + a_i.\overline{b}_i.\overline{c}_i + a_i.b_i.c_i \\ s_i &= \overline{a}_i.(\overline{b}_i.c_i + b_i.\overline{c}_i) + a_i.(\overline{b}_i.\overline{c}_i + b_i.c_i) \\ s_i &= \overline{a}_i.(b_i \oplus c_i) + a_i.(\overline{b}_i \oplus c_i) \\ s_i &= a_i \oplus (b_i \oplus c_i) \end{split}$$

| a | b | xor | xor |
|---|---|-----|-----|
| 0 | 0 | 0   | 1   |
| 0 | 1 | 1   | 0   |
| 1 | 0 | 1   | 0   |
| 1 | 1 | 0   | 1   |



# Adição Binária

## Somador-Completo (Full-Adder)





# Adição Binária

Considerando dois números (A e B) de 4 bits cada



Chamado somador *ripple-carry* 



# Adição Binária

## Versão utilizando somente somador-completo





usto é ligeiramente maior.



# Subtração Binária

Subtração de números sem sinal

|   | A |
|---|---|
| - | В |
|   | S |

| (borrow)  |      | 2 | <del>2</del><br>1 | 2 | 0 | 0 |   |
|-----------|------|---|-------------------|---|---|---|---|
|           | (12) | 0 | 0                 | 1 | 1 |   |   |
|           | (5)  | 1 | 0                 | 1 | 0 |   | - |
| resultado | (7)  | 1 | 1                 | 1 | 0 |   |   |



# Subtração Binária

Esquema para subtração paralela



#### Observe:

- · Existe um elemento para cada coluna da soma
- O sinal de underflow será o borrow mais significativo



# Subtração Binária

Projetando o circuito para primeira coluna:

Meio-Substrator (half-sub)







# Subtração Binária

Projetando as demais colunas:

Subtrator-Completo (full-sub)

| en             | ııau           | Salu           | a5                |    |
|----------------|----------------|----------------|-------------------|----|
| a <sub>i</sub> | b <sub>i</sub> | C <sub>i</sub> | bo <sub>i+1</sub> | Si |
| 0              | 0              | 0              | 0                 | 0  |
| 0              | 0              | 1              | 1                 | 1  |
| 0              | 1              | 0              | 1                 | 1  |
| 0              | 1              | 1              | 1                 | 0  |
| 1              | 0              | 0              | 0                 | 1  |
| 1              | 0              | 1              | 0                 | 0  |
| 1              | 1              | 0              | 0                 | 0  |
| 1              | 1              | 1              | 1                 | 1  |



subtração de 3 bits

resultado em 2 bits



# Subtração Binária

## Subtrator-Completo (full-sub)

| en             | trad           | saíd           | as<br>            |    |
|----------------|----------------|----------------|-------------------|----|
| a <sub>i</sub> | b <sub>i</sub> | C <sub>i</sub> | bo <sub>i+1</sub> | Si |
| 0              | 0              | 0              | 0                 | 0  |
| 0              | 0              | 1              | 1                 | 1  |
| 0              | 1              | 0              | 1                 | 1  |
| 0              | 1              | 1              | 1                 | 0  |
| 1              | 0              | 0              | 0                 | 1  |
| 1              | 0              | 1              | 0                 | 0  |
| 1              | 1              | 0              | 0                 | 0  |
| 1              | 1              | 1              | 1                 | 1  |

Mapa de Karnaugh para bo<sub>i+1</sub>

$$bo_{i+1} = \overline{a}_i \cdot b_i + \overline{a}_i \cdot c_i + b_i \cdot c_i$$



# Subtração Binária

Projetando as demais colunas:

## Subtrator-Completo (full-sub)

entradas saídas

| ai | b <sub>i</sub> | Ci | C <sub>i+1</sub> | Si |  |  |  |  |  |
|----|----------------|----|------------------|----|--|--|--|--|--|
| 0  | 0              | 0  | 0                | 0  |  |  |  |  |  |
| 0  | 0              | 1  | 0                | 1  |  |  |  |  |  |
| 0  | 1              | 0  | 0                | 1  |  |  |  |  |  |
| 0  | 1              | 1  | 1                | 0  |  |  |  |  |  |
| 1  | 0              | 0  | 0                | 1  |  |  |  |  |  |
| 1  | 0              | 1  | 1                | 0  |  |  |  |  |  |
| 1  | 1              | 0  | 1                | 0  |  |  |  |  |  |
| 1  | 1              | 1  | 1                | 1  |  |  |  |  |  |

Mapa de Karnaugh para s<sub>i</sub>

| Si |                             | k  | -<br>D <sub>i</sub> | b | i ' |
|----|-----------------------------|----|---------------------|---|-----|
|    | $\overline{\mathbf{a}_{i}}$ | 0  | 1                   | 0 | 1   |
|    | ai                          | 1  | 0                   | 1 | 0   |
|    |                             | Ci | C                   | i | Ci  |

Não é possível simplificar, logo:

$$s_i = \overline{a_i} \cdot \overline{b_i} \cdot c_i + \overline{a_i} \cdot b_i \cdot \overline{c_i} + a_i \cdot \overline{b_i} \cdot \overline{c_i} + a_i \cdot b_i \cdot \overline{c_i}$$



# Subtração Binária

manipulando através da álgebra de boole:

$$\begin{split} s_i &= \overline{a_i} . \overline{b_i} . c_i + \overline{a_i} . b_i . \overline{c_i} + a_i . \overline{b_i} . \overline{c_i} + a_i . b_i . c_i \\ s_i &= \overline{a_i} . (\overline{b_i} . c_i + b_i . \overline{c_i}) + a_i . (\overline{b_i} . \overline{c_i} + b_i . c_i) \\ s_i &= \overline{a_i} . (b_i \oplus c_i) + a_i . (\overline{b_i} \oplus \overline{c_i}) \\ s_i &= a_i \oplus (b_i \oplus c_i) \end{split}$$

| a | b | xor | xor |
|---|---|-----|-----|
| 0 | 0 | 0   | 1   |
| 0 | 1 | 1   | 0   |
| 1 | 0 | 1   | 0   |
| 1 | 1 | 0   | 1   |



# Adição de números inteiros

E se quisermos realizar operações sobre números com sinal???

- Precisaremos considerar uma representação que sirva tanto para binários positivos quanto binários negativos
- A representação mais usada, neste caso, é complemento de 2
- Porque mesmo?!?!?!?

# Adição de números inteiros Representação em complemento de 2

| Sinal    | Regra de formação                                                                                                                                   | exemplo                                             |  |  |  |
|----------|-----------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|--|--|--|
| positivo | igual a sinal-maginitude                                                                                                                            | +13 = 00001101                                      |  |  |  |
| negativo | <ol> <li>toma-se a representação em sinal e magnitude</li> <li>faz-se o complemento de 1 (inverte o número bit a bit)</li> <li>soma-se 1</li> </ol> | +13 = 00001101<br>11110010<br>+ 1<br>-13 = 11110011 |  |  |  |



# Adição de números inteiros

Adição de números em complemento de 2

Considere valor binários de 4 bits, portanto, com faixa de representação de [-8:+7]

Exemplo 1: números positivos com soma ≤ 7

Adição de números inteiros

Adição de números em complemento de 2

Exemplo 2: nros negativos com soma ≥ -8



Adição de números inteiros

Adição de números em complemento de 2

Exemplo 3: um número positivo e outro negativo com resultado positivo



Adição de números inteiros

Adição de números em complemento de 2

Exemplo 4: um número positivo e outro negativo com resultado negativo

Adição de números inteiros

Adição de números em complemento de 2

Exemplo 5: um número positivo e outro negativo iguais em módulo

Adição de números inteiros

Adição de números em complemento de 2

Exemplo 6: dois números positivos

Em complemento de 2 o resultado foi -7

Adição de números inteiros

Adição de números em complemento de 2

Exemplo 7: dois números negativos

Em complemento de 2 o resultado foi 7



# Adição de números inteiros

|   |   |   |   |   |   | Regultar | dos Corretos |   |   |   |   |   |   |      |
|---|---|---|---|---|---|----------|--------------|---|---|---|---|---|---|------|
|   | 0 | 0 | 0 | 0 |   | resulta  | dos corretos |   | 1 | 1 | 0 | 0 |   |      |
|   |   | 0 | 1 | 0 | 0 | (+4)     |              |   |   | 1 | 1 | 0 | 0 | (-4) |
| + |   | 0 | 0 | 1 | 0 | (+2)     | _            | + |   | 1 | 1 | 1 | 0 | (-2) |
|   |   | 0 | 1 | 1 | 0 | (+6)     | _            |   |   | 1 | 0 | 1 | 0 | (-6) |
|   |   |   |   |   |   |          |              |   |   |   |   |   |   |      |
|   | 0 | 0 | 1 | 0 |   |          |              |   | 1 | 1 | 1 | 1 |   |      |
|   |   | 0 | 0 | 1 | 1 | (+3)     |              |   |   | 0 | 1 | 0 | 1 | (+5) |
| + |   | 1 | 0 | 1 | 0 | (-6)     | _            | + |   | 1 | 0 | 1 | 1 | (-5) |
|   |   | 1 | 1 | 0 | 1 | (-3)     | -            |   |   | 0 | 0 | 0 | 0 | (-0) |
|   |   |   |   |   |   |          |              |   |   | _ |   |   |   |      |
|   | 0 | 1 | 0 | 0 |   | Result   | tados Errado | S | 1 | 0 | 0 | 0 |   |      |
|   |   | 0 | 1 | 0 | 1 | (+5)     |              |   |   | 1 | 1 | 0 | 0 | (-4) |
| + |   | 0 | 1 | 0 | 0 | (+4)     | _            | + |   | 1 | 0 | 1 | 1 | (-5) |
|   |   | 1 | 0 | 0 | 1 | (+9)     | -            |   |   | 0 | 1 | 1 | 1 | (-9) |

UFFS – Universidade Federal da Fronteira Sul – Circuitos Digitais



# Adição de números inteiros



UFFS – Universidade Federal da Fronteira Sul – Circuitos Digitais

Adição de números inteiros

Adição de números em complemento de 2

#### Conclusões:

- Números binários em complemento de 2 podem ser adicionados como se fossem número binários sem sinal
- Neste caso, a detecção de overflow se dá comparando-se os dois últimos sinais de carry



Adição de números em complemento de 2



esquemático de blocos



Subtração Binária

Princípio Básico

$$A - B = A + (-B)$$

Onde -B é o número B com o sinal trocado

Em complemento de 2:

- a) faz o complemento do número
- b) soma 1 unidade



# Subtração Binária





Subtração Binária

Considerando a operação completa





# Subtração Binária

Mas com tanta semelhança entre os circuitos de adição e subtração não será possível "programar" as 2 operações com o "mesmo" hardware???

# Sim, modificações necessárias:

- a) Substituir os inversores por "negadores controlados" (xors);
- b) Controlar o valor de c0 (0 para adição/1 para subtração)







Analisando o carry

Problema da propagação do carry



Sinal  $c_4$  estabiliza somente depois de  $c_1$ ,  $c_2$  e  $c_3$  estabilizarem:

Caminho de maior atraso de a<sub>0</sub> e b<sub>0</sub> ou c<sub>i</sub> até c<sub>i+1</sub>

Caminho de maior atraso de caté culture de la content de l